|
数字集成电路前端设计培训班 | |||
课程目标 | |||
通过本课程的学习,使学员在掌握数字集成电路设计的基本要领,熟悉操作系统和硬件描述语言HDL,熟练使用逻辑综合仿真工具和仿真工具,并学会IC设计公司的团队分工与合作,相当于一年以上的数字电路设计水平和经验。 |
|||
课程特色 | |||
本课程以工程师职业技能需求为导向,以积累项目经验为关键,以集成电路项目为核心,端海培训发展出一套完整的集成电路工程师培训体系,配合项目经验丰富的工程师的理论授课和项目指导,可以帮助学员快速、高效的掌握集成电路设计工程师需要的职业技能,胜任SOC系统设计工程师、IC设计工程师、IC验证工程师、DFT工程师、前端设计工程师(逻辑综合、形式验证、时序分析)、物理设计工程、版图设计工程师、FPGA/ASIC/SOC工程师等职位。 | |||
课程优势 | |||
本课程采用公司化的项目管理方法以及主流的集成电路设计EDA工具,依据芯片设计流程的岗位需求,重点培养设计、验证、DFT、物理设计、时序分析、形式验证、CAD流程、后端版图等工作技能。项目实训借助互联网,学员可以收看讲师在线视频直播,及时交流互动。端海免费赠送授课过程中用到安装了所有工具的虚拟机,您只要打开虚拟机,随时随地可以完成老师布置的项目任务,通过项目实践练习,积累项目经验。为每位学员安排专属助教,帮助学员及时解决培训过程中遇到的问题。 | |||
培养对象 | |||
1.理工科背景,有志于数字集成电路设计工作的学生和转行人员; 2.需要充电,提升技术水平和熟悉设计流程的在职人员; 3.集成电路设计企业的员工内训。 |
|||
入学要求 | |||
学员学习本课程应具备下列基础知识: |
|||
质量保证及就业服务 | |||
完善的在线职业技能培训方案,专属助教一对一服务,这些措施可以确保每位学员可以快速、高效的获得芯片设计技能,积累项目经验,增加入职机会。12年积累,2000多家就业合作单位,可以把学员向企业内部推荐,为学员求职开辟绿色通道。 |
|||
远程授课 | |||
为满足学员由于时间、地域的限制而无法参加端海的培训,端海网校远程培训应运而生,端海的远程培训通过专门的远程上课软件,能和授课工程师实时互动,能达到和面授一样的效果。 |
|||
上课时间和地点 | |||
最近开课时间: 数字集成电路前端:2020年3月16日 | |||
实验设备 | |||
|
|||
师资团队 | |||
【赵老师】 大规模集成电路设计专家,10多年超大规模电路SOC芯片设计和版图设计经验,参与过DSP、GPU、DTV、WIFI、手机芯片、物联网芯片等芯片的研发。精通CMOS工艺流程、版图设计和布局布线,精通SOC芯片 设计和版图设计的各种EDA工具(如:DC/Prime Time/Encounter/Virtuoso/Calibre/Dracula/Assura),具有丰富的SOC芯片设计、验证、DFT、PD、流片经验。 熟练掌握版图设计规则并进行验证及修改;熟练掌握Unix/Linux操作系统;熟悉CMOS设计规则、物理设计以及芯片的生产流程与封装。 【王老师】 资深IC工程师,十几年集成电路IC设计经验,精通chip的规划、数字layout、analog layout和特殊电路layout。先后主持和参与了近三百颗CHIP的设计与版图Layout工作,含MCU芯片、DSP芯片、LED芯片、视频芯片、GPU芯片、通信芯片、LCD芯片、网络芯片、手机芯片等等。 从事过DAC、ADC、RF、OP、PLL、PLA、LNA、ESD、ROM、RAM等多种制程analog&digital的电路IC设计, 熟练掌握1.8V,3.3V,5V,18V,25V,40V等各种高低压混合电路的IC设计。 【张老师】 从事数字集成电路设计10余年,精通CMOS工艺流程、版图设计和布局布线,精通VERILOG,VHDL语言, 擅长芯片前端设计和复杂项目实施的规划管理,其领导开发的芯片已成功应用于数个国际知名芯片厂商之产品中。丰富的芯片开发经验,对于现今主流工艺下的同步数字芯片设计技术和流程有良好把握。长期专注于内存控制器等产品的研发,拥有数颗规模超过百万门的数字芯片成功流片经验. ★更多师资力量请见端海师资团队。 |
|||
实战演练使用的工具和实验介绍 | |||
◆ 本课程实战演练使用Synopsys公司的DC,PT等工具, ◆ 免费、无保留赠送,教学过程中使用的Synopsys公司和Cadence公司的全套工具和安装方法,而且还赠送已经在VMware Linux下安装好的Synopsys公司和Cadence公司的全套工具(这套工具非常珍贵,费了老师很多心血才全部安装好),让您随时随地,打开电脑就能进行芯片的设计和练习! |
|||
数字集成电路前端设计培训班 | |||
1. Unix/Linux操作系统使用 重点讲解数字电路设计的综合技术的基本概念,综合流程和工程经验,使学员掌握基于synopsys DC的综合技巧。
内容包括:
综合机理的分析;组合电路和时序电路实现规则和实例分析;基于tcl综合的流程,优化处理和调试技术;综合处理与后端流程的联系;可综合代码技术;需深入研究的内容;LPC 接口模块综合实验
ASIC 静态时序分析技术
介绍静态时序分析技术;使学员掌握基于Synopsysy PrimeTime的静态时序分析技术。
内容包括:
背景分析;电路时序分析的基础内容;工具的使用;静态时序分析模式选择;注意事项及需深入研究的内容;LPC接口模块实验
21、VLSI系统的设计方法学。时序分析法、基于Snopsys EDA Tools Chain实现的完整ASIC设计流程、数字设计库的介绍,分析、创建,及使用。 22、编码及仿真技巧。编码规范、RTL验证仿真技术、门级仿真技术。 23、ASIC设计流程的高级话题。例如跨时钟域信号的处理,同步抚慰电路设计及相关流程处理等设计技巧。 |