曙海教育集团
全国报名免费热线:4008699035 微信:shuhaipeixun
或15921673576(微信同号) QQ:1299983702
首页 课程表 在线聊 报名 讲师 品牌 QQ聊 活动 就业
   班级规模及环境--热线:4008699035 手机:15921673576( 微信同号)
       每期人数限3到5人。
   上课时间和地点
上课地点:【上海】:同济大学(沪西)/新城金郡商务楼(11号线白银路站) 【深圳分部】:电影大厦(地铁一号线大剧院站)/深圳大学成教院 【北京分部】:北京中山学院/福鑫大楼 【南京分部】:金港大厦(和燕路) 【武汉分部】:佳源大厦(高新二路) 【成都分部】:领馆区1号(中和大道) 【沈阳分部】:沈阳理工大学/六宅臻品 【郑州分部】:郑州大学/锦华大厦 【石家庄分部】:河北科技大学/瑞景大厦 【广州分部】:广粮大厦 【西安分部】:协同大厦
最近开课时间(周末班/连续班/晚班):2020年3月16日
   实验设备
     ☆资深工程师授课
        
        ☆注重质量 ☆边讲边练

        ☆合格学员免费推荐工作
        ★实验设备请点击这儿查看★
   质量保障

        1、培训过程中,如有部分内容理解不透或消化不好,可免费在以后培训班中重听;
        2、培训结束后,授课老师留给学员联系方式,保障培训效果,免费提供课后技术支持。
        3、培训合格学员可享受免费推荐就业机会。

课程大纲
 
  1. Cadence PCB 培训
    一、培训目标
    高速PCB设计的潮流已经滚滚而来,如何预防PCB板上出现的信号反射、串扰、电源/地平面干扰、时序匹配以及电磁兼容性等一系列新问题好象突然间挡在了您的面前。如何应对新的设计挑战?Cadence培训高级班将首先让您了解这些问题产生的机理,并掌握其解决方法;然后讲解并上机练习Cadence的高速 PCB设计与仿真工具SPECCTRAQuest的使用。使您在硬件设计过程中,能够达到“设计即正确”的目的。
    二、培训内容: 
    1 高速PCB设计中的理论基础
         传输线理论、信号完整性(反射、串扰、过冲、地弹、振铃等)、电磁兼容性和时序匹配等等。
    2 SPECCTRAQuest设计流程
         2.1 Pre-Placement
         2.2 Board Setup Requirements for Extracting and Applying Topologies
         2.3 Database Setup Advisor
             —Cross-Section
             —DC Nets
             —DC Voltages
             —Device Setup . ??—SI Models
             —SI Audit
    3 拓扑结构的抽取与仿真 Extracting and Simulating Topologies
          3.1 Pre-Route Extraction Setup—Default Model Selection.
         3.2 Pre-Route Extraction Setup—Unrouted Interconnect
          3.3 Pre-Route Template Extraction
         3.4 SQ Signal Explorer Expert
         3.5 Analysis Preferences
         3.6 SigWave
         3.7 Delay Measurements
    4 确定和施加约束 Determining and Adding ConstraintsSolution
          4.1 Solution SpaceAnalysis: Step 1 to 6
          4.2 Parametric Sweeps.
          4.3 Constraints :
             Topology Template Constraints
              Switch/Settle Constraints
             Assigning the Prop Delay Constraints
             Impedance Constraint
             Relative Propagation Delay Constraint
             Diff Pair Constraints
             Max Parallel Constraint
             Wiring Constraint
             User-Defined Constraint
             Signal Integrity Constraints
         4.4 Usage of Constraints Defined in Topology Template
    5 模板应用和基于约束的布局
         Template Applications and Constraint-Driven Placement
         5.1 Creating a Topology
         5.2 Wiring the Topology
         5.3 TLines and Trace Models
         5.4 Coupled Traces
         5.5 RLGC Matrix of Coupled Trace Models
         5.6 Crosstalk Simulation in SQ Signal Explorer Expert
         5.7 Simulating with Coupled-Trace Models
         5.8 Sweep Simulation Results with Coupled-Trace Models
         5.9 Extracting a Topology Using the Constraint Manager
         5.10 Electrical Constraint Set
         5.11 Applying Electrical CSet
         5.12 Worksheet Analysis
         5.13 Spacing and Physical Rule Sets
         5.14 Electrical Rule Set
    6 基于约束的布线 Constraint-Driven Routing
         6.1 Manual Routing
         6.2 Routing with the SPECCTRA Smart Route
         6.3 Driving Constraints in Routing
    7 布线后的DRC检查和分析 Post-Route DRC and Analysis
         7.1 Post-Route Analysis
         7.2 SigNoise
         7.3 Reflection Simulation
         7.4 Reflection Waveform Analysis
         7.5 Comprehensive Simulation
         7.6 Crosstalk Simulation
         7.7 Crosstalk Analysis
         7.8 Simultaneous Switching Noise Simulation
         7.9 SSN Waveform Analysis
         7.10 System-Level Analysis
         7.11 A Complete Design Link
         7.12 Initialize Design Link
    8 差分信号设计 Differential Pair Design Exploration
         8.1 Types of Differential Pairs in SPECCTRAQuest
         8.2 Create Differential Pair Using SPECCTRAQuest
         8.3 Create Differential Pair Using Constraint Manager
         8.4 Assigning Differential Pair Signal Models
         8.5 Preference to Extract Unrouted Differential Pair Topology
         8.6 Extracting Unrouted Differential Pair Topology
         8.7 Custom Stimulus to Analyze Differential Pair Topology
         8.8 Differential Pair Topology Analysis
         8.9 Coupled Trace Model and Differential Pair Topology
         8.10 Layout Cross-section Editor
         8.11 Differential Pair Constraints
         8.12 Differential Pair Constraints in the Constraint Manager
         8.13 Differential Pair Analysis in the Constraint Manager
         8.14 Post Route Extraction

  2.  

  3.  

  4.  
     
     
     

  5.  
     
     
     

  6.    


  7.  

  8.  
     

  9.  
     












"















 

 

 

友情链接:Cadence培训 ICEPAK培训 EMC培训 电磁兼容培训 sas容培训 罗克韦尔PLC培训 欧姆龙PLC培训 PLC培训 三菱PLC培训 西门子PLC培训 dcs培训 横河dcs培训 艾默生培训 robot CAD培训 eplan培训 dcs培训 电路板设计培训 浙大dcs培训 PCB设计培训 adams培训 fluent培训系列课程 培训机构课程短期培训系列课程培训机构 长期课程列表实践课程高级课程学校培训机构周末班培训 南京 NS3培训 OpenGL培训 FPGA培训 PCIE培训 MTK培训 Cortex训 Arduino培训 单片机培训 EMC培训 信号完整性培训 电源设计培训 电机控制培训 LabVIEW培训 OPENCV培训 集成电路培训 UVM验证培训 VxWorks培训 CST培训 PLC培训 Python培训 ANSYS培训 VB语言培训 HFSS培训 SAS培训 Ansys培训 短期培训系列课程培训机构 长期课程列表实践课程高级课程学校培训机构周末班 端海 教育 企业 学院 培训课程 系列班 长期课程列表实践课程高级课程学校培训机构周末班 短期培训系列课程培训机构 端海教育企业学院培训课程 系列班